142427562

Produk

AM3352BZCZA100

Deskripsi Singkat:

– mDDR: Jam 200-MHz (Kecepatan Data 400-MHz)
– DDR2: Jam 266-MHz (Kecepatan Data 532-MHz)
– DDR3: Jam 400-MHz (Kecepatan Data 800-MHz)
– DDR3L: Jam 400-MHz (Kecepatan Data 800-MHz)
– Bus Data 16-Bit
– 1GB Total Ruang Beralamat


Rincian produk

Label Produk

Fitur

Hingga 1-GHz Sitara™ ARM® Cortex®
-A8 Prosesor RISC 32‑Bit
– Koprosesor SIMD NEON™
– 32KB Instruksi L1 dan 32KB Cache Data Dengan Kesalahan Tunggal

Deteksi

– 256KB Cache L2 Dengan Kode Koreksi Kesalahan (ECC)
– 176KB ROM Boot On-Chip
– 64KB RAM Khusus
– Emulasi dan Debug - JTAG
– Pengontrol Interupsi (hingga 128 Permintaan Interupsi)
Memori On-Chip (RAM L3 Bersama)
– RAM 64KB General-Purpose On-Chip Memory Controller (OCMC).
– Dapat diakses oleh Semua Master
– Mendukung Retensi untuk Bangun Cepat
Antarmuka Memori Eksternal (EMIF)
– mDDR(LPDDR), DDR2, DDR3, DDR3L

Pengontrol

– mDDR: Jam 200-MHz (Kecepatan Data 400-MHz)
– DDR2: Jam 266-MHz (Kecepatan Data 532-MHz)
– DDR3: Jam 400-MHz (Kecepatan Data 800-MHz)
– DDR3L: Jam 400-MHz (Kecepatan Data 800-MHz)
– Bus Data 16-Bit
– 1GB Total Ruang Beralamat
– Mendukung Konfigurasi Perangkat Memori Satu x16 atau Dua x8
– Pengontrol Memori Tujuan Umum (GPMC)
– Antarmuka Memori Asinkron 8-Bit dan 16-Bit Fleksibel Dengan Hingga Tujuh Pilihan Chip (NAND, NOR, Muxed-NOR, SRAM)
– Menggunakan Kode BCH untuk Mendukung ECC 4-, 8-, atau 16-Bit
– Menggunakan Kode Hamming untuk Mendukung 1-Bit ECC
– Modul Pencari Kesalahan (ELM)
– Digunakan dalam Konjungsi Dengan GPMC untuk Menemukan Alamat Kesalahan Data dari Polinomial Sindrom yang Dihasilkan Menggunakan Algoritma BCH
– Mendukung 4-, 8-, dan 16-Bit per 512-Byte Lokasi Kesalahan Blok Berdasarkan Algoritma BCH
Subsistem Unit Real-Time yang Dapat Diprogram dan Subsistem Komunikasi Industri (PRU-ICSS)
– Mendukung Protokol seperti EtherCAT®, PROFIBUS, PROFINET, EtherNet/IP™, dan Lainnya
– Dua Programmable Real-Time Unit (PRU)
– Prosesor RISC Load/Store 32-Bit Mampu Berjalan pada 200 MHz
– 8KB RAM Instruksi Dengan Deteksi Kesalahan Tunggal (Paritas)
– 8KB RAM Data Dengan Deteksi Kesalahan Tunggal (Paritas)
– Pengganda 32-Bit Siklus Tunggal Dengan Akumulator 64-Bit
– Modul GPIO yang Disempurnakan Memberikan Dukungan Pergeseran Masuk/Keluar dan Kait Paralel pada Sinyal Eksternal
– 12KB RAM Bersama Dengan Deteksi Kesalahan Tunggal (Paritas)
– Tiga Bank Register 120-Byte Dapat Diakses oleh Setiap PRU
– Pengontrol Interupsi (INTC) untuk Menangani Peristiwa Input Sistem
– Bus Interkoneksi Lokal untuk Menghubungkan Master Internal dan Eksternal ke Sumber Daya di dalam PRU-ICSS
– Periferal di dalam PRU-ICSS:
– Satu Port UART Dengan Pin Kontrol Aliran,
Mendukung hingga 12 Mbps
– Modul One Enhanced Capture (eCAP).
– Dua Port Ethernet MII yang Mendukung Industri
Ethernet, seperti EtherCAT
– Satu Port MDIO
Modul Power, Reset, dan Manajemen Jam (PRCM).
– Mengontrol Masuk dan Keluar dari Mode Siaga dan Tidur Nyenyak
– Bertanggung jawab untuk Pengurutan Tidur, Pengurutan Pengaktifan Domain Daya, Pengurutan Pengaktifan Domain, dan Pengurutan Pengaktifan Domain Daya
– Jam
– Frekuensi Tinggi 15 hingga 35 MHz terintegrasi
Osilator Digunakan untuk Menghasilkan Jam Referensi untuk Berbagai Jam Sistem dan Periferal
– Mendukung Mengaktifkan dan Menonaktifkan Jam Individu
Kontrol untuk Subsistem dan Periferal untuk
Memfasilitasi Pengurangan Konsumsi Daya
– Lima ADPLL untuk Menghasilkan Jam Sistem
(Subsistem MPU, Antarmuka DDR, USB dan Periferal [MMC dan SD, UART, SPI, I2C],L3, L4, Ethernet, GFX [SGX530], Jam Piksel LCD)


  • Sebelumnya:
  • Berikutnya: